From patchwork Wed Sep 20 12:11:47 2023 Content-Type: text/plain; charset="utf-8" MIME-Version: 1.0 Content-Transfer-Encoding: 7bit X-Patchwork-Submitter: Sascha Hauer X-Patchwork-Id: 13392597 Return-Path: X-Spam-Checker-Version: SpamAssassin 3.4.0 (2014-02-07) on aws-us-west-2-korg-lkml-1.web.codeaurora.org Received: from bombadil.infradead.org (bombadil.infradead.org [198.137.202.133]) (using TLSv1.2 with cipher ECDHE-RSA-AES256-GCM-SHA384 (256/256 bits)) (No client certificate requested) by smtp.lore.kernel.org (Postfix) with ESMTPS id 6AA92CE79CE for ; Wed, 20 Sep 2023 12:12:30 +0000 (UTC) DKIM-Signature: v=1; a=rsa-sha256; q=dns/txt; c=relaxed/relaxed; d=lists.infradead.org; s=bombadil.20210309; h=Sender: Content-Transfer-Encoding:Content-Type:List-Subscribe:List-Help:List-Post: List-Archive:List-Unsubscribe:List-Id:MIME-Version:Message-Id:Date:Subject:Cc :To:From:Reply-To:Content-ID:Content-Description:Resent-Date:Resent-From: Resent-Sender:Resent-To:Resent-Cc:Resent-Message-ID:In-Reply-To:References: List-Owner; bh=2j3bg0MkXJJmv/MnXyGGO2gWSoIErvl8Yz/OIZacWP8=; b=iYxSdRDsOTMlEn TgnkH4G5hSTb6tt/zBs9qqk5oYEEE08khHqTHKsfZqr5bP/9uW5InkRxJPnnJx6jL01zwAyekgIok A3rcgONSt1PnPom807eNp7b+nq1XTkRqC9nEhGuQtZSf9LUXY5QdMk6hvwA/2m61jrWyoiOq5vsG6 3uBs7+4JneWvhvLcoM/tfCNRq6Vse2je3aki5BXJ+OqzchTurCXhgrHqzR6mT1kCfdQSyYOMTs0jT TiPe+UNdNR5ScrRMqRU0KTDmi2FE/3ImaHSgaXhyLwMrypKF8N/OFCUEJduUKfNcx/sCtchdmSegJ rx/s9ZLxmGNZY94oXRFg==; Received: from localhost ([::1] helo=bombadil.infradead.org) by bombadil.infradead.org with esmtp (Exim 4.96 #2 (Red Hat Linux)) id 1qiw3h-002z2H-1q; Wed, 20 Sep 2023 12:11:57 +0000 Received: from metis.whiteo.stw.pengutronix.de ([2a0a:edc0:2:b01:1d::104]) by bombadil.infradead.org with esmtps (Exim 4.96 #2 (Red Hat Linux)) id 1qiw3b-002z1S-1j for linux-arm-kernel@lists.infradead.org; Wed, 20 Sep 2023 12:11:56 +0000 Received: from drehscheibe.grey.stw.pengutronix.de ([2a0a:edc0:0:c01:1d::a2]) by metis.whiteo.stw.pengutronix.de with esmtps (TLS1.3:ECDHE_RSA_AES_256_GCM_SHA384:256) (Exim 4.92) (envelope-from ) id 1qiw3a-0005Tn-1Y; Wed, 20 Sep 2023 14:11:50 +0200 Received: from [2a0a:edc0:0:1101:1d::28] (helo=dude02.red.stw.pengutronix.de) by drehscheibe.grey.stw.pengutronix.de with esmtps (TLS1.3) tls TLS_ECDHE_RSA_WITH_AES_256_GCM_SHA384 (Exim 4.94.2) (envelope-from ) id 1qiw3Y-007g3n-Rz; Wed, 20 Sep 2023 14:11:48 +0200 Received: from sha by dude02.red.stw.pengutronix.de with local (Exim 4.94.2) (envelope-from ) id 1qiw3Y-00BmQc-Hd; Wed, 20 Sep 2023 14:11:48 +0200 From: Sascha Hauer To: linux-arm-kernel@lists.infradead.org Cc: Rob Herring , Krzysztof Kozlowski , Conor Dooley , Maxime Coquelin , Alexandre Torgue , devicetree@vger.kernel.org, linux-stm32@st-md-mailman.stormreply.com, linux-kernel@vger.kernel.org, kernel@pengutronix.de, Sascha Hauer Subject: [PATCH] ARM: dts: stm32: omit unused pinctrl groups from dtb files Date: Wed, 20 Sep 2023 14:11:47 +0200 Message-Id: <20230920121147.2807758-1-s.hauer@pengutronix.de> X-Mailer: git-send-email 2.39.2 MIME-Version: 1.0 X-SA-Exim-Connect-IP: 2a0a:edc0:0:c01:1d::a2 X-SA-Exim-Mail-From: sha@pengutronix.de X-SA-Exim-Scanned: No (on metis.whiteo.stw.pengutronix.de); SAEximRunCond expanded to false X-PTX-Original-Recipient: linux-arm-kernel@lists.infradead.org X-CRM114-Version: 20100106-BlameMichelson ( TRE 0.8.0 (BSD) ) MR-646709E3 X-CRM114-CacheID: sfid-20230920_051152_084593_453D959A X-CRM114-Status: GOOD ( 10.31 ) X-BeenThere: linux-arm-kernel@lists.infradead.org X-Mailman-Version: 2.1.34 Precedence: list List-Id: List-Unsubscribe: , List-Archive: List-Post: List-Help: List-Subscribe: , Sender: "linux-arm-kernel" Errors-To: linux-arm-kernel-bounces+linux-arm-kernel=archiver.kernel.org@lists.infradead.org stm32mp15-pinctrl.dtsi contains nearly all pinctrl groups collected from all boards. Most of them end up unused by a board and only waste binary space. Add /omit-if-no-ref/ to the groups to scrub the unused groups from the dtbs. Signed-off-by: Sascha Hauer --- arch/arm/boot/dts/st/stm32mp15-pinctrl.dtsi | 228 ++++++++++++++++++++ 1 file changed, 228 insertions(+) diff --git a/arch/arm/boot/dts/st/stm32mp15-pinctrl.dtsi b/arch/arm/boot/dts/st/stm32mp15-pinctrl.dtsi index e1df345801dc2..778a83471df4c 100644 --- a/arch/arm/boot/dts/st/stm32mp15-pinctrl.dtsi +++ b/arch/arm/boot/dts/st/stm32mp15-pinctrl.dtsi @@ -7,6 +7,7 @@ &pinctrl { adc1_ain_pins_a: adc1-ain-0 { + /omit-if-no-ref/ pins { pinmux = , /* ADC1_INP2 */ , /* ADC1_INP5 */ @@ -18,12 +19,14 @@ pins { }; adc1_in6_pins_a: adc1-in6-0 { + /omit-if-no-ref/ pins { pinmux = ; }; }; adc12_ain_pins_a: adc12-ain-0 { + /omit-if-no-ref/ pins { pinmux = , /* ADC1 in13 */ , /* ADC1 in6 */ @@ -33,6 +36,7 @@ pins { }; adc12_ain_pins_b: adc12-ain-1 { + /omit-if-no-ref/ pins { pinmux = , /* ADC1 in6 */ ; /* ADC2 in2 */ @@ -40,6 +44,7 @@ pins { }; adc12_usb_cc_pins_a: adc12-usb-cc-pins-0 { + /omit-if-no-ref/ pins { pinmux = , /* ADC12 in18 */ ; /* ADC12 in19 */ @@ -47,6 +52,7 @@ pins { }; cec_pins_a: cec-0 { + /omit-if-no-ref/ pins { pinmux = ; bias-disable; @@ -56,12 +62,14 @@ pins { }; cec_sleep_pins_a: cec-sleep-0 { + /omit-if-no-ref/ pins { pinmux = ; /* HDMI_CEC */ }; }; cec_pins_b: cec-1 { + /omit-if-no-ref/ pins { pinmux = ; bias-disable; @@ -71,24 +79,28 @@ pins { }; cec_sleep_pins_b: cec-sleep-1 { + /omit-if-no-ref/ pins { pinmux = ; /* HDMI_CEC */ }; }; dac_ch1_pins_a: dac-ch1-0 { + /omit-if-no-ref/ pins { pinmux = ; }; }; dac_ch2_pins_a: dac-ch2-0 { + /omit-if-no-ref/ pins { pinmux = ; }; }; dcmi_pins_a: dcmi-0 { + /omit-if-no-ref/ pins { pinmux = ,/* DCMI_HSYNC */ ,/* DCMI_VSYNC */ @@ -110,6 +122,7 @@ pins { }; dcmi_sleep_pins_a: dcmi-sleep-0 { + /omit-if-no-ref/ pins { pinmux = ,/* DCMI_HSYNC */ ,/* DCMI_VSYNC */ @@ -130,6 +143,7 @@ pins { }; dcmi_pins_b: dcmi-1 { + /omit-if-no-ref/ pins { pinmux = ,/* DCMI_HSYNC */ ,/* DCMI_VSYNC */ @@ -147,6 +161,7 @@ pins { }; dcmi_sleep_pins_b: dcmi-sleep-1 { + /omit-if-no-ref/ pins { pinmux = ,/* DCMI_HSYNC */ ,/* DCMI_VSYNC */ @@ -163,6 +178,7 @@ pins { }; dcmi_pins_c: dcmi-2 { + /omit-if-no-ref/ pins { pinmux = ,/* DCMI_HSYNC */ ,/* DCMI_VSYNC */ @@ -182,6 +198,7 @@ pins { }; dcmi_sleep_pins_c: dcmi-sleep-2 { + /omit-if-no-ref/ pins { pinmux = ,/* DCMI_HSYNC */ ,/* DCMI_VSYNC */ @@ -200,6 +217,7 @@ pins { }; ethernet0_rgmii_pins_a: rgmii-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* ETH_RGMII_CLK125 */ , /* ETH_RGMII_GTX_CLK */ @@ -231,6 +249,7 @@ pins3 { }; ethernet0_rgmii_sleep_pins_a: rgmii-sleep-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* ETH_RGMII_CLK125 */ , /* ETH_RGMII_GTX_CLK */ @@ -251,6 +270,7 @@ pins1 { }; ethernet0_rgmii_pins_b: rgmii-1 { + /omit-if-no-ref/ pins1 { pinmux = , /* ETH_RGMII_CLK125 */ , /* ETH_RGMII_GTX_CLK */ @@ -282,6 +302,7 @@ pins3 { }; ethernet0_rgmii_sleep_pins_b: rgmii-sleep-1 { + /omit-if-no-ref/ pins1 { pinmux = , /* ETH_RGMII_CLK125 */ , /* ETH_RGMII_GTX_CLK */ @@ -302,6 +323,7 @@ pins1 { }; ethernet0_rgmii_pins_c: rgmii-2 { + /omit-if-no-ref/ pins1 { pinmux = , /* ETH_RGMII_CLK125 */ , /* ETH_RGMII_GTX_CLK */ @@ -333,6 +355,7 @@ pins3 { }; ethernet0_rgmii_sleep_pins_c: rgmii-sleep-2 { + /omit-if-no-ref/ pins1 { pinmux = , /* ETH_RGMII_CLK125 */ , /* ETH_RGMII_GTX_CLK */ @@ -353,6 +376,7 @@ pins1 { }; ethernet0_rgmii_pins_d: rgmii-3 { + /omit-if-no-ref/ pins1 { pinmux = , /* ETH_RGMII_GTX_CLK */ , /* ETH_RGMII_TXD0 */ @@ -383,6 +407,7 @@ pins3 { }; ethernet0_rgmii_sleep_pins_d: rgmii-sleep-3 { + /omit-if-no-ref/ pins1 { pinmux = , /* ETH_RGMII_GTX_CLK */ , /* ETH_RGMII_TXD0 */ @@ -402,6 +427,7 @@ pins1 { }; ethernet0_rgmii_pins_e: rgmii-4 { + /omit-if-no-ref/ pins1 { pinmux = , /* ETH_RGMII_GTX_CLK */ , /* ETH_RGMII_TXD0 */ @@ -425,6 +451,7 @@ pins2 { }; ethernet0_rgmii_sleep_pins_e: rgmii-sleep-4 { + /omit-if-no-ref/ pins1 { pinmux = , /* ETH_RGMII_GTX_CLK */ , /* ETH_RGMII_TXD0 */ @@ -442,6 +469,7 @@ pins1 { }; ethernet0_rmii_pins_a: rmii-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* ETH1_RMII_TXD0 */ , /* ETH1_RMII_TXD1 */ @@ -462,6 +490,7 @@ pins2 { }; ethernet0_rmii_sleep_pins_a: rmii-sleep-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* ETH1_RMII_TXD0 */ , /* ETH1_RMII_TXD1 */ @@ -476,6 +505,7 @@ pins1 { }; ethernet0_rmii_pins_b: rmii-1 { + /omit-if-no-ref/ pins1 { pinmux = , /* ETH1_CLK */ , /* ETH1_MDC */ @@ -503,6 +533,7 @@ pins4 { }; ethernet0_rmii_sleep_pins_b: rmii-sleep-1 { + /omit-if-no-ref/ pins1 { pinmux = , /* ETH1_MDIO */ , /* ETH1_CRS_DV */ @@ -517,6 +548,7 @@ pins1 { }; ethernet0_rmii_pins_c: rmii-2 { + /omit-if-no-ref/ pins1 { pinmux = , /* ETH1_RMII_TXD0 */ , /* ETH1_RMII_TXD1 */ @@ -537,6 +569,7 @@ pins2 { }; ethernet0_rmii_sleep_pins_c: rmii-sleep-2 { + /omit-if-no-ref/ pins1 { pinmux = , /* ETH1_RMII_TXD0 */ , /* ETH1_RMII_TXD1 */ @@ -551,6 +584,7 @@ pins1 { }; fmc_pins_a: fmc-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* FMC_NOE */ , /* FMC_NWE */ @@ -576,6 +610,7 @@ pins2 { }; fmc_sleep_pins_a: fmc-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* FMC_NOE */ , /* FMC_NWE */ @@ -595,6 +630,7 @@ pins { }; fmc_pins_b: fmc-1 { + /omit-if-no-ref/ pins { pinmux = , /* FMC_NOE */ , /* FMC_NWE */ @@ -624,6 +660,7 @@ pins { }; fmc_sleep_pins_b: fmc-sleep-1 { + /omit-if-no-ref/ pins { pinmux = , /* FMC_NOE */ , /* FMC_NWE */ @@ -650,6 +687,7 @@ pins { }; i2c1_pins_a: i2c1-0 { + /omit-if-no-ref/ pins { pinmux = , /* I2C1_SCL */ ; /* I2C1_SDA */ @@ -660,6 +698,7 @@ pins { }; i2c1_sleep_pins_a: i2c1-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* I2C1_SCL */ ; /* I2C1_SDA */ @@ -667,6 +706,7 @@ pins { }; i2c1_pins_b: i2c1-1 { + /omit-if-no-ref/ pins { pinmux = , /* I2C1_SCL */ ; /* I2C1_SDA */ @@ -677,6 +717,7 @@ pins { }; i2c1_sleep_pins_b: i2c1-sleep-1 { + /omit-if-no-ref/ pins { pinmux = , /* I2C1_SCL */ ; /* I2C1_SDA */ @@ -684,6 +725,7 @@ pins { }; i2c2_pins_a: i2c2-0 { + /omit-if-no-ref/ pins { pinmux = , /* I2C2_SCL */ ; /* I2C2_SDA */ @@ -694,6 +736,7 @@ pins { }; i2c2_sleep_pins_a: i2c2-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* I2C2_SCL */ ; /* I2C2_SDA */ @@ -701,6 +744,7 @@ pins { }; i2c2_pins_b1: i2c2-1 { + /omit-if-no-ref/ pins { pinmux = ; /* I2C2_SDA */ bias-disable; @@ -710,12 +754,14 @@ pins { }; i2c2_sleep_pins_b1: i2c2-sleep-1 { + /omit-if-no-ref/ pins { pinmux = ; /* I2C2_SDA */ }; }; i2c2_pins_c: i2c2-2 { + /omit-if-no-ref/ pins { pinmux = , /* I2C2_SCL */ ; /* I2C2_SDA */ @@ -726,6 +772,7 @@ pins { }; i2c2_pins_sleep_c: i2c2-sleep-2 { + /omit-if-no-ref/ pins { pinmux = , /* I2C2_SCL */ ; /* I2C2_SDA */ @@ -733,6 +780,7 @@ pins { }; i2c5_pins_a: i2c5-0 { + /omit-if-no-ref/ pins { pinmux = , /* I2C5_SCL */ ; /* I2C5_SDA */ @@ -743,6 +791,7 @@ pins { }; i2c5_sleep_pins_a: i2c5-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* I2C5_SCL */ ; /* I2C5_SDA */ @@ -751,6 +800,7 @@ pins { }; i2c5_pins_b: i2c5-1 { + /omit-if-no-ref/ pins { pinmux = , /* I2C5_SCL */ ; /* I2C5_SDA */ @@ -761,6 +811,7 @@ pins { }; i2c5_sleep_pins_b: i2c5-sleep-1 { + /omit-if-no-ref/ pins { pinmux = , /* I2C5_SCL */ ; /* I2C5_SDA */ @@ -768,6 +819,7 @@ pins { }; i2s2_pins_a: i2s2-0 { + /omit-if-no-ref/ pins { pinmux = , /* I2S2_SDO */ , /* I2S2_WS */ @@ -779,6 +831,7 @@ pins { }; i2s2_sleep_pins_a: i2s2-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* I2S2_SDO */ , /* I2S2_WS */ @@ -787,6 +840,7 @@ pins { }; i2s2_pins_b: i2s2-1 { + /omit-if-no-ref/ pins { pinmux = , /* I2S2_SDO */ , /* I2S2_WS */ @@ -798,6 +852,7 @@ pins { }; i2s2_sleep_pins_b: i2s2-sleep-1 { + /omit-if-no-ref/ pins { pinmux = , /* I2S2_SDO */ , /* I2S2_WS */ @@ -806,6 +861,7 @@ pins { }; ltdc_pins_a: ltdc-0 { + /omit-if-no-ref/ pins { pinmux = , /* LCD_CLK */ , /* LCD_HSYNC */ @@ -842,6 +898,7 @@ pins { }; ltdc_sleep_pins_a: ltdc-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* LCD_CLK */ , /* LCD_HSYNC */ @@ -875,6 +932,7 @@ pins { }; ltdc_pins_b: ltdc-1 { + /omit-if-no-ref/ pins { pinmux = , /* LCD_CLK */ , /* LCD_HSYNC */ @@ -911,6 +969,7 @@ pins { }; ltdc_sleep_pins_b: ltdc-sleep-1 { + /omit-if-no-ref/ pins { pinmux = , /* LCD_CLK */ , /* LCD_HSYNC */ @@ -944,6 +1003,7 @@ pins { }; ltdc_pins_c: ltdc-2 { + /omit-if-no-ref/ pins1 { pinmux = , /* LTDC_R6 */ , /* LTDC_B7 */ @@ -979,6 +1039,7 @@ pins2 { }; ltdc_sleep_pins_c: ltdc-sleep-2 { + /omit-if-no-ref/ pins1 { pinmux = , /* LTDC_R6 */ , /* LTDC_B7 */ @@ -1006,6 +1067,7 @@ pins1 { }; ltdc_pins_d: ltdc-3 { + /omit-if-no-ref/ pins1 { pinmux = ; /* LCD_CLK */ bias-disable; @@ -1047,6 +1109,7 @@ pins2 { }; ltdc_sleep_pins_d: ltdc-sleep-3 { + /omit-if-no-ref/ pins { pinmux = , /* LCD_CLK */ , /* LCD_HSYNC */ @@ -1080,6 +1143,7 @@ pins { }; ltdc_pins_e: ltdc-4 { + /omit-if-no-ref/ pins1 { pinmux = , /* LTDC_R0 */ , /* LTDC_R1 */ @@ -1122,6 +1186,7 @@ pins2 { }; ltdc_sleep_pins_e: ltdc-sleep-4 { + /omit-if-no-ref/ pins { pinmux = , /* LTDC_R0 */ , /* LTDC_R1 */ @@ -1155,6 +1220,7 @@ pins { }; mco1_pins_a: mco1-0 { + /omit-if-no-ref/ pins { pinmux = ; /* MCO1 */ bias-disable; @@ -1164,12 +1230,14 @@ pins { }; mco1_sleep_pins_a: mco1-sleep-0 { + /omit-if-no-ref/ pins { pinmux = ; /* MCO1 */ }; }; mco2_pins_a: mco2-0 { + /omit-if-no-ref/ pins { pinmux = ; /* MCO2 */ bias-disable; @@ -1179,12 +1247,14 @@ pins { }; mco2_sleep_pins_a: mco2-sleep-0 { + /omit-if-no-ref/ pins { pinmux = ; /* MCO2 */ }; }; m_can1_pins_a: m-can1-0 { + /omit-if-no-ref/ pins1 { pinmux = ; /* CAN1_TX */ slew-rate = <1>; @@ -1198,6 +1268,7 @@ pins2 { }; m_can1_sleep_pins_a: m_can1-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* CAN1_TX */ ; /* CAN1_RX */ @@ -1205,6 +1276,7 @@ pins { }; m_can1_pins_b: m-can1-1 { + /omit-if-no-ref/ pins1 { pinmux = ; /* CAN1_TX */ slew-rate = <1>; @@ -1218,6 +1290,7 @@ pins2 { }; m_can1_sleep_pins_b: m_can1-sleep-1 { + /omit-if-no-ref/ pins { pinmux = , /* CAN1_TX */ ; /* CAN1_RX */ @@ -1225,6 +1298,7 @@ pins { }; m_can1_pins_c: m-can1-2 { + /omit-if-no-ref/ pins1 { pinmux = ; /* CAN1_TX */ slew-rate = <1>; @@ -1238,6 +1312,7 @@ pins2 { }; m_can1_sleep_pins_c: m_can1-sleep-2 { + /omit-if-no-ref/ pins { pinmux = , /* CAN1_TX */ ; /* CAN1_RX */ @@ -1245,6 +1320,7 @@ pins { }; m_can1_pins_d: m-can1-3 { + /omit-if-no-ref/ pins1 { pinmux = ; /* CAN1_TX */ slew-rate = <1>; @@ -1258,6 +1334,7 @@ pins2 { }; m_can1_sleep_pins_d: m_can1-sleep-3 { + /omit-if-no-ref/ pins { pinmux = , /* CAN1_TX */ ; /* CAN1_RX */ @@ -1265,6 +1342,7 @@ pins { }; m_can2_pins_a: m-can2-0 { + /omit-if-no-ref/ pins1 { pinmux = ; /* CAN2_TX */ slew-rate = <1>; @@ -1278,6 +1356,7 @@ pins2 { }; m_can2_sleep_pins_a: m_can2-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* CAN2_TX */ ; /* CAN2_RX */ @@ -1285,6 +1364,7 @@ pins { }; pwm1_pins_a: pwm1-0 { + /omit-if-no-ref/ pins { pinmux = , /* TIM1_CH1 */ , /* TIM1_CH2 */ @@ -1296,6 +1376,7 @@ pins { }; pwm1_sleep_pins_a: pwm1-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* TIM1_CH1 */ , /* TIM1_CH2 */ @@ -1304,6 +1385,7 @@ pins { }; pwm1_pins_b: pwm1-1 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM1_CH1 */ bias-pull-down; @@ -1313,12 +1395,14 @@ pins { }; pwm1_sleep_pins_b: pwm1-sleep-1 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM1_CH1 */ }; }; pwm1_pins_c: pwm1-2 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM1_CH2 */ drive-push-pull; @@ -1327,12 +1411,14 @@ pins { }; pwm1_sleep_pins_c: pwm1-sleep-2 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM1_CH2 */ }; }; pwm2_pins_a: pwm2-0 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM2_CH4 */ bias-pull-down; @@ -1342,12 +1428,14 @@ pins { }; pwm2_sleep_pins_a: pwm2-sleep-0 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM2_CH4 */ }; }; pwm3_pins_a: pwm3-0 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM3_CH2 */ bias-pull-down; @@ -1357,12 +1445,14 @@ pins { }; pwm3_sleep_pins_a: pwm3-sleep-0 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM3_CH2 */ }; }; pwm3_pins_b: pwm3-1 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM3_CH2 */ bias-disable; @@ -1372,12 +1462,14 @@ pins { }; pwm3_sleep_pins_b: pwm3-sleep-1 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM3_CH2 */ }; }; pwm4_pins_a: pwm4-0 { + /omit-if-no-ref/ pins { pinmux = , /* TIM4_CH3 */ ; /* TIM4_CH4 */ @@ -1388,6 +1480,7 @@ pins { }; pwm4_sleep_pins_a: pwm4-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* TIM4_CH3 */ ; /* TIM4_CH4 */ @@ -1395,6 +1488,7 @@ pins { }; pwm4_pins_b: pwm4-1 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM4_CH2 */ bias-pull-down; @@ -1404,12 +1498,14 @@ pins { }; pwm4_sleep_pins_b: pwm4-sleep-1 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM4_CH2 */ }; }; pwm5_pins_a: pwm5-0 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM5_CH2 */ bias-pull-down; @@ -1419,12 +1515,14 @@ pins { }; pwm5_sleep_pins_a: pwm5-sleep-0 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM5_CH2 */ }; }; pwm5_pins_b: pwm5-1 { + /omit-if-no-ref/ pins { pinmux = , /* TIM5_CH2 */ , /* TIM5_CH3 */ @@ -1436,6 +1534,7 @@ pins { }; pwm5_sleep_pins_b: pwm5-sleep-1 { + /omit-if-no-ref/ pins { pinmux = , /* TIM5_CH2 */ , /* TIM5_CH3 */ @@ -1444,6 +1543,7 @@ pins { }; pwm8_pins_a: pwm8-0 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM8_CH4 */ bias-pull-down; @@ -1453,12 +1553,14 @@ pins { }; pwm8_sleep_pins_a: pwm8-sleep-0 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM8_CH4 */ }; }; pwm8_pins_b: pwm8-1 { + /omit-if-no-ref/ pins { pinmux = , /* TIM8_CH1 */ , /* TIM8_CH2 */ @@ -1470,6 +1572,7 @@ pins { }; pwm8_sleep_pins_b: pwm8-sleep-1 { + /omit-if-no-ref/ pins { pinmux = , /* TIM8_CH1 */ , /* TIM8_CH2 */ @@ -1479,6 +1582,7 @@ pins { }; pwm12_pins_a: pwm12-0 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM12_CH1 */ bias-pull-down; @@ -1488,12 +1592,14 @@ pins { }; pwm12_sleep_pins_a: pwm12-sleep-0 { + /omit-if-no-ref/ pins { pinmux = ; /* TIM12_CH1 */ }; }; qspi_clk_pins_a: qspi-clk-0 { + /omit-if-no-ref/ pins { pinmux = ; /* QSPI_CLK */ bias-disable; @@ -1503,12 +1609,14 @@ pins { }; qspi_clk_sleep_pins_a: qspi-clk-sleep-0 { + /omit-if-no-ref/ pins { pinmux = ; /* QSPI_CLK */ }; }; qspi_bk1_pins_a: qspi-bk1-0 { + /omit-if-no-ref/ pins { pinmux = , /* QSPI_BK1_IO0 */ , /* QSPI_BK1_IO1 */ @@ -1521,6 +1629,7 @@ pins { }; qspi_bk1_sleep_pins_a: qspi-bk1-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* QSPI_BK1_IO0 */ , /* QSPI_BK1_IO1 */ @@ -1530,6 +1639,7 @@ pins { }; qspi_bk2_pins_a: qspi-bk2-0 { + /omit-if-no-ref/ pins { pinmux = , /* QSPI_BK2_IO0 */ , /* QSPI_BK2_IO1 */ @@ -1542,6 +1652,7 @@ pins { }; qspi_bk2_sleep_pins_a: qspi-bk2-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* QSPI_BK2_IO0 */ , /* QSPI_BK2_IO1 */ @@ -1551,6 +1662,7 @@ pins { }; qspi_cs1_pins_a: qspi-cs1-0 { + /omit-if-no-ref/ pins { pinmux = ; /* QSPI_BK1_NCS */ bias-pull-up; @@ -1560,12 +1672,14 @@ pins { }; qspi_cs1_sleep_pins_a: qspi-cs1-sleep-0 { + /omit-if-no-ref/ pins { pinmux = ; /* QSPI_BK1_NCS */ }; }; qspi_cs2_pins_a: qspi-cs2-0 { + /omit-if-no-ref/ pins { pinmux = ; /* QSPI_BK2_NCS */ bias-pull-up; @@ -1575,12 +1689,14 @@ pins { }; qspi_cs2_sleep_pins_a: qspi-cs2-sleep-0 { + /omit-if-no-ref/ pins { pinmux = ; /* QSPI_BK2_NCS */ }; }; sai2a_pins_a: sai2a-0 { + /omit-if-no-ref/ pins { pinmux = , /* SAI2_SCK_A */ , /* SAI2_SD_A */ @@ -1593,6 +1709,7 @@ pins { }; sai2a_sleep_pins_a: sai2a-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* SAI2_SCK_A */ , /* SAI2_SD_A */ @@ -1602,6 +1719,7 @@ pins { }; sai2a_pins_b: sai2a-1 { + /omit-if-no-ref/ pins1 { pinmux = , /* SAI2_SD_A */ , /* SAI2_FS_A */ @@ -1613,6 +1731,7 @@ pins1 { }; sai2a_sleep_pins_b: sai2a-sleep-1 { + /omit-if-no-ref/ pins { pinmux = , /* SAI2_SD_A */ , /* SAI2_FS_A */ @@ -1621,6 +1740,7 @@ pins { }; sai2a_pins_c: sai2a-2 { + /omit-if-no-ref/ pins { pinmux = , /* SAI2_SCK_A */ , /* SAI2_SD_A */ @@ -1632,6 +1752,7 @@ pins { }; sai2a_sleep_pins_c: sai2a-sleep-2 { + /omit-if-no-ref/ pins { pinmux = , /* SAI2_SCK_A */ , /* SAI2_SD_A */ @@ -1640,6 +1761,7 @@ pins { }; sai2b_pins_a: sai2b-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* SAI2_SCK_B */ , /* SAI2_FS_B */ @@ -1655,6 +1777,7 @@ pins2 { }; sai2b_sleep_pins_a: sai2b-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* SAI2_SD_B */ , /* SAI2_SCK_B */ @@ -1664,6 +1787,7 @@ pins { }; sai2b_pins_b: sai2b-1 { + /omit-if-no-ref/ pins { pinmux = ; /* SAI2_SD_B */ bias-disable; @@ -1671,12 +1795,14 @@ pins { }; sai2b_sleep_pins_b: sai2b-sleep-1 { + /omit-if-no-ref/ pins { pinmux = ; /* SAI2_SD_B */ }; }; sai2b_pins_c: sai2b-2 { + /omit-if-no-ref/ pins1 { pinmux = ; /* SAI2_SD_B */ bias-disable; @@ -1684,12 +1810,14 @@ pins1 { }; sai2b_sleep_pins_c: sai2b-sleep-2 { + /omit-if-no-ref/ pins { pinmux = ; /* SAI2_SD_B */ }; }; sai2b_pins_d: sai2b-3 { + /omit-if-no-ref/ pins1 { pinmux = , /* SAI2_SCK_B */ , /* SAI2_FS_B */ @@ -1705,6 +1833,7 @@ pins2 { }; sai2b_sleep_pins_d: sai2b-sleep-3 { + /omit-if-no-ref/ pins1 { pinmux = , /* SAI2_SCK_B */ , /* SAI2_FS_B */ @@ -1714,6 +1843,7 @@ pins1 { }; sai4a_pins_a: sai4a-0 { + /omit-if-no-ref/ pins { pinmux = ; /* SAI4_SD_A */ slew-rate = <0>; @@ -1723,12 +1853,14 @@ pins { }; sai4a_sleep_pins_a: sai4a-sleep-0 { + /omit-if-no-ref/ pins { pinmux = ; /* SAI4_SD_A */ }; }; sdmmc1_b4_pins_a: sdmmc1-b4-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* SDMMC1_D0 */ , /* SDMMC1_D1 */ @@ -1748,6 +1880,7 @@ pins2 { }; sdmmc1_b4_od_pins_a: sdmmc1-b4-od-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* SDMMC1_D0 */ , /* SDMMC1_D1 */ @@ -1772,6 +1905,7 @@ pins3 { }; sdmmc1_b4_init_pins_a: sdmmc1-b4-init-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* SDMMC1_D0 */ , /* SDMMC1_D1 */ @@ -1784,6 +1918,7 @@ pins1 { }; sdmmc1_b4_sleep_pins_a: sdmmc1-b4-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* SDMMC1_D0 */ , /* SDMMC1_D1 */ @@ -1795,6 +1930,7 @@ pins { }; sdmmc1_b4_pins_b: sdmmc1-b4-1 { + /omit-if-no-ref/ pins1 { pinmux = , /* SDMMC1_D0 */ , /* SDMMC1_D1 */ @@ -1814,6 +1950,7 @@ pins2 { }; sdmmc1_b4_od_pins_b: sdmmc1-b4-od-1 { + /omit-if-no-ref/ pins1 { pinmux = , /* SDMMC1_D0 */ , /* SDMMC1_D1 */ @@ -1838,6 +1975,7 @@ pins3 { }; sdmmc1_b4_sleep_pins_b: sdmmc1-b4-sleep-1 { + /omit-if-no-ref/ pins { pinmux = , /* SDMMC1_D0 */ , /* SDMMC1_D1 */ @@ -1849,6 +1987,7 @@ pins { }; sdmmc1_dir_pins_a: sdmmc1-dir-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* SDMMC1_D0DIR */ , /* SDMMC1_D123DIR */ @@ -1864,6 +2003,7 @@ pins2 { }; sdmmc1_dir_init_pins_a: sdmmc1-dir-init-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* SDMMC1_D0DIR */ , /* SDMMC1_D123DIR */ @@ -1875,6 +2015,7 @@ pins1 { }; sdmmc1_dir_sleep_pins_a: sdmmc1-dir-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* SDMMC1_D0DIR */ , /* SDMMC1_D123DIR */ @@ -1884,6 +2025,7 @@ pins { }; sdmmc1_dir_pins_b: sdmmc1-dir-1 { + /omit-if-no-ref/ pins1 { pinmux = , /* SDMMC1_D0DIR */ , /* SDMMC1_D123DIR */ @@ -1899,6 +2041,7 @@ pins2 { }; sdmmc1_dir_sleep_pins_b: sdmmc1-dir-sleep-1 { + /omit-if-no-ref/ pins { pinmux = , /* SDMMC1_D0DIR */ , /* SDMMC1_D123DIR */ @@ -1908,6 +2051,7 @@ pins { }; sdmmc2_b4_pins_a: sdmmc2-b4-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* SDMMC2_D0 */ , /* SDMMC2_D1 */ @@ -1927,6 +2071,7 @@ pins2 { }; sdmmc2_b4_od_pins_a: sdmmc2-b4-od-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* SDMMC2_D0 */ , /* SDMMC2_D1 */ @@ -1951,6 +2096,7 @@ pins3 { }; sdmmc2_b4_sleep_pins_a: sdmmc2-b4-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* SDMMC2_D0 */ , /* SDMMC2_D1 */ @@ -1962,6 +2108,7 @@ pins { }; sdmmc2_b4_pins_b: sdmmc2-b4-1 { + /omit-if-no-ref/ pins1 { pinmux = , /* SDMMC2_D0 */ , /* SDMMC2_D1 */ @@ -1981,6 +2128,7 @@ pins2 { }; sdmmc2_b4_od_pins_b: sdmmc2-b4-od-1 { + /omit-if-no-ref/ pins1 { pinmux = , /* SDMMC2_D0 */ , /* SDMMC2_D1 */ @@ -2005,6 +2153,7 @@ pins3 { }; sdmmc2_d47_pins_a: sdmmc2-d47-0 { + /omit-if-no-ref/ pins { pinmux = , /* SDMMC2_D4 */ , /* SDMMC2_D5 */ @@ -2017,6 +2166,7 @@ pins { }; sdmmc2_d47_sleep_pins_a: sdmmc2-d47-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* SDMMC2_D4 */ , /* SDMMC2_D5 */ @@ -2026,6 +2176,7 @@ pins { }; sdmmc2_d47_pins_b: sdmmc2-d47-1 { + /omit-if-no-ref/ pins { pinmux = , /* SDMMC2_D4 */ , /* SDMMC2_D5 */ @@ -2038,6 +2189,7 @@ pins { }; sdmmc2_d47_sleep_pins_b: sdmmc2-d47-sleep-1 { + /omit-if-no-ref/ pins { pinmux = , /* SDMMC2_D4 */ , /* SDMMC2_D5 */ @@ -2047,6 +2199,7 @@ pins { }; sdmmc2_d47_pins_c: sdmmc2-d47-2 { + /omit-if-no-ref/ pins { pinmux = , /* SDMMC2_D4 */ , /* SDMMC2_D5 */ @@ -2059,6 +2212,7 @@ pins { }; sdmmc2_d47_sleep_pins_c: sdmmc2-d47-sleep-2 { + /omit-if-no-ref/ pins { pinmux = , /* SDMMC2_D4 */ , /* SDMMC2_D5 */ @@ -2068,6 +2222,7 @@ pins { }; sdmmc2_d47_pins_d: sdmmc2-d47-3 { + /omit-if-no-ref/ pins { pinmux = , /* SDMMC2_D4 */ , /* SDMMC2_D5 */ @@ -2077,6 +2232,7 @@ pins { }; sdmmc2_d47_sleep_pins_d: sdmmc2-d47-sleep-3 { + /omit-if-no-ref/ pins { pinmux = , /* SDMMC2_D4 */ , /* SDMMC2_D5 */ @@ -2086,6 +2242,7 @@ pins { }; sdmmc2_d47_pins_e: sdmmc2-d47-4 { + /omit-if-no-ref/ pins { pinmux = , /* SDMMC2_D4 */ , /* SDMMC2_D5 */ @@ -2098,6 +2255,7 @@ pins { }; sdmmc2_d47_sleep_pins_e: sdmmc2-d47-sleep-4 { + /omit-if-no-ref/ pins { pinmux = , /* SDMMC2_D4 */ , /* SDMMC2_D5 */ @@ -2107,6 +2265,7 @@ pins { }; sdmmc3_b4_pins_a: sdmmc3-b4-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* SDMMC3_D0 */ , /* SDMMC3_D1 */ @@ -2126,6 +2285,7 @@ pins2 { }; sdmmc3_b4_od_pins_a: sdmmc3-b4-od-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* SDMMC3_D0 */ , /* SDMMC3_D1 */ @@ -2150,6 +2310,7 @@ pins3 { }; sdmmc3_b4_sleep_pins_a: sdmmc3-b4-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* SDMMC3_D0 */ , /* SDMMC3_D1 */ @@ -2161,6 +2322,7 @@ pins { }; sdmmc3_b4_pins_b: sdmmc3-b4-1 { + /omit-if-no-ref/ pins1 { pinmux = , /* SDMMC3_D0 */ , /* SDMMC3_D1 */ @@ -2180,6 +2342,7 @@ pins2 { }; sdmmc3_b4_od_pins_b: sdmmc3-b4-od-1 { + /omit-if-no-ref/ pins1 { pinmux = , /* SDMMC3_D0 */ , /* SDMMC3_D1 */ @@ -2204,6 +2367,7 @@ pins3 { }; sdmmc3_b4_sleep_pins_b: sdmmc3-b4-sleep-1 { + /omit-if-no-ref/ pins { pinmux = , /* SDMMC3_D0 */ , /* SDMMC3_D1 */ @@ -2215,6 +2379,7 @@ pins { }; spdifrx_pins_a: spdifrx-0 { + /omit-if-no-ref/ pins { pinmux = ; /* SPDIF_IN1 */ bias-disable; @@ -2222,12 +2387,14 @@ pins { }; spdifrx_sleep_pins_a: spdifrx-sleep-0 { + /omit-if-no-ref/ pins { pinmux = ; /* SPDIF_IN1 */ }; }; spi1_pins_b: spi1-1 { + /omit-if-no-ref/ pins1 { pinmux = , /* SPI1_SCK */ ; /* SPI1_MOSI */ @@ -2243,6 +2410,7 @@ pins2 { }; spi2_pins_a: spi2-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* SPI2_SCK */ ; /* SPI2_MOSI */ @@ -2258,6 +2426,7 @@ pins2 { }; spi2_pins_b: spi2-1 { + /omit-if-no-ref/ pins1 { pinmux = , /* SPI2_SCK */ ; /* SPI2_MOSI */ @@ -2273,6 +2442,7 @@ pins2 { }; spi2_pins_c: spi2-2 { + /omit-if-no-ref/ pins1 { pinmux = , /* SPI2_SCK */ ; /* SPI2_MOSI */ @@ -2287,6 +2457,7 @@ pins2 { }; spi4_pins_a: spi4-0 { + /omit-if-no-ref/ pins { pinmux = , /* SPI4_SCK */ ; /* SPI4_MOSI */ @@ -2301,6 +2472,7 @@ pins2 { }; spi5_pins_a: spi5-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* SPI5_SCK */ ; /* SPI5_MOSI */ @@ -2316,6 +2488,7 @@ pins2 { }; stusb1600_pins_a: stusb1600-0 { + /omit-if-no-ref/ pins { pinmux = ; bias-pull-up; @@ -2323,6 +2496,7 @@ pins { }; uart4_pins_a: uart4-0 { + /omit-if-no-ref/ pins1 { pinmux = ; /* UART4_TX */ bias-disable; @@ -2336,6 +2510,7 @@ pins2 { }; uart4_idle_pins_a: uart4-idle-0 { + /omit-if-no-ref/ pins1 { pinmux = ; /* UART4_TX */ }; @@ -2346,6 +2521,7 @@ pins2 { }; uart4_sleep_pins_a: uart4-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* UART4_TX */ ; /* UART4_RX */ @@ -2353,6 +2529,7 @@ pins { }; uart4_pins_b: uart4-1 { + /omit-if-no-ref/ pins1 { pinmux = ; /* UART4_TX */ bias-disable; @@ -2366,6 +2543,7 @@ pins2 { }; uart4_pins_c: uart4-2 { + /omit-if-no-ref/ pins1 { pinmux = ; /* UART4_TX */ bias-disable; @@ -2379,6 +2557,7 @@ pins2 { }; uart4_pins_d: uart4-3 { + /omit-if-no-ref/ pins1 { pinmux = ; /* UART4_TX */ bias-disable; @@ -2392,6 +2571,7 @@ pins2 { }; uart4_idle_pins_d: uart4-idle-3 { + /omit-if-no-ref/ pins1 { pinmux = ; /* UART4_TX */ }; @@ -2402,6 +2582,7 @@ pins2 { }; uart4_sleep_pins_d: uart4-sleep-3 { + /omit-if-no-ref/ pins { pinmux = , /* UART4_TX */ ; /* UART4_RX */ @@ -2409,6 +2590,7 @@ pins { }; uart5_pins_a: uart5-0 { + /omit-if-no-ref/ pins1 { pinmux = ; /* UART5_TX */ bias-disable; @@ -2422,6 +2604,7 @@ pins2 { }; uart7_pins_a: uart7-0 { + /omit-if-no-ref/ pins1 { pinmux = ; /* UART7_TX */ bias-disable; @@ -2437,6 +2620,7 @@ pins2 { }; uart7_pins_b: uart7-1 { + /omit-if-no-ref/ pins1 { pinmux = ; /* UART7_TX */ bias-disable; @@ -2450,6 +2634,7 @@ pins2 { }; uart7_pins_c: uart7-2 { + /omit-if-no-ref/ pins1 { pinmux = ; /* UART7_TX */ bias-disable; @@ -2463,6 +2648,7 @@ pins2 { }; uart7_idle_pins_c: uart7-idle-2 { + /omit-if-no-ref/ pins1 { pinmux = ; /* UART7_TX */ }; @@ -2473,6 +2659,7 @@ pins2 { }; uart7_sleep_pins_c: uart7-sleep-2 { + /omit-if-no-ref/ pins { pinmux = , /* UART7_TX */ ; /* UART7_RX */ @@ -2480,6 +2667,7 @@ pins { }; uart8_pins_a: uart8-0 { + /omit-if-no-ref/ pins1 { pinmux = ; /* UART8_TX */ bias-disable; @@ -2493,6 +2681,7 @@ pins2 { }; uart8_rtscts_pins_a: uart8rtscts-0 { + /omit-if-no-ref/ pins { pinmux = , /* UART8_RTS */ ; /* UART8_CTS */ @@ -2501,6 +2690,7 @@ pins { }; usart1_pins_a: usart1-0 { + /omit-if-no-ref/ pins1 { pinmux = ; /* USART1_RTS */ bias-disable; @@ -2514,6 +2704,7 @@ pins2 { }; usart1_idle_pins_a: usart1-idle-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* USART1_RTS */ ; /* USART1_CTS_NSS */ @@ -2521,6 +2712,7 @@ pins1 { }; usart1_sleep_pins_a: usart1-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* USART1_RTS */ ; /* USART1_CTS_NSS */ @@ -2528,6 +2720,7 @@ pins { }; usart2_pins_a: usart2-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* USART2_TX */ ; /* USART2_RTS */ @@ -2543,6 +2736,7 @@ pins2 { }; usart2_sleep_pins_a: usart2-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* USART2_TX */ , /* USART2_RTS */ @@ -2552,6 +2746,7 @@ pins { }; usart2_pins_b: usart2-1 { + /omit-if-no-ref/ pins1 { pinmux = , /* USART2_TX */ ; /* USART2_RTS */ @@ -2567,6 +2762,7 @@ pins2 { }; usart2_sleep_pins_b: usart2-sleep-1 { + /omit-if-no-ref/ pins { pinmux = , /* USART2_TX */ , /* USART2_RTS */ @@ -2576,6 +2772,7 @@ pins { }; usart2_pins_c: usart2-2 { + /omit-if-no-ref/ pins1 { pinmux = , /* USART2_TX */ ; /* USART2_RTS */ @@ -2591,6 +2788,7 @@ pins2 { }; usart2_idle_pins_c: usart2-idle-2 { + /omit-if-no-ref/ pins1 { pinmux = , /* USART2_TX */ ; /* USART2_CTS_NSS */ @@ -2608,6 +2806,7 @@ pins3 { }; usart2_sleep_pins_c: usart2-sleep-2 { + /omit-if-no-ref/ pins { pinmux = , /* USART2_TX */ , /* USART2_RTS */ @@ -2617,6 +2816,7 @@ pins { }; usart3_pins_a: usart3-0 { + /omit-if-no-ref/ pins1 { pinmux = ; /* USART3_TX */ bias-disable; @@ -2630,6 +2830,7 @@ pins2 { }; usart3_idle_pins_a: usart3-idle-0 { + /omit-if-no-ref/ pins1 { pinmux = ; /* USART3_TX */ }; @@ -2640,6 +2841,7 @@ pins2 { }; usart3_sleep_pins_a: usart3-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* USART3_TX */ ; /* USART3_RX */ @@ -2647,6 +2849,7 @@ pins { }; usart3_pins_b: usart3-1 { + /omit-if-no-ref/ pins1 { pinmux = , /* USART3_TX */ ; /* USART3_RTS */ @@ -2662,6 +2865,7 @@ pins2 { }; usart3_idle_pins_b: usart3-idle-1 { + /omit-if-no-ref/ pins1 { pinmux = , /* USART3_TX */ ; /* USART3_CTS_NSS */ @@ -2679,6 +2883,7 @@ pins3 { }; usart3_sleep_pins_b: usart3-sleep-1 { + /omit-if-no-ref/ pins { pinmux = , /* USART3_TX */ , /* USART3_RTS */ @@ -2688,6 +2893,7 @@ pins { }; usart3_pins_c: usart3-2 { + /omit-if-no-ref/ pins1 { pinmux = , /* USART3_TX */ ; /* USART3_RTS */ @@ -2703,6 +2909,7 @@ pins2 { }; usart3_idle_pins_c: usart3-idle-2 { + /omit-if-no-ref/ pins1 { pinmux = , /* USART3_TX */ ; /* USART3_CTS_NSS */ @@ -2720,6 +2927,7 @@ pins3 { }; usart3_sleep_pins_c: usart3-sleep-2 { + /omit-if-no-ref/ pins { pinmux = , /* USART3_TX */ , /* USART3_RTS */ @@ -2729,6 +2937,7 @@ pins { }; usart3_pins_d: usart3-3 { + /omit-if-no-ref/ pins1 { pinmux = , /* USART3_TX */ ; /* USART3_RTS */ @@ -2744,6 +2953,7 @@ pins2 { }; usart3_idle_pins_d: usart3-idle-3 { + /omit-if-no-ref/ pins1 { pinmux = , /* USART3_TX */ , /* USART3_RTS */ @@ -2756,6 +2966,7 @@ pins2 { }; usart3_sleep_pins_d: usart3-sleep-3 { + /omit-if-no-ref/ pins { pinmux = , /* USART3_TX */ , /* USART3_RTS */ @@ -2765,6 +2976,7 @@ pins { }; usart3_pins_e: usart3-4 { + /omit-if-no-ref/ pins1 { pinmux = , /* USART3_TX */ ; /* USART3_RTS */ @@ -2780,6 +2992,7 @@ pins2 { }; usart3_idle_pins_e: usart3-idle-4 { + /omit-if-no-ref/ pins1 { pinmux = , /* USART3_TX */ ; /* USART3_CTS_NSS */ @@ -2797,6 +3010,7 @@ pins3 { }; usart3_sleep_pins_e: usart3-sleep-4 { + /omit-if-no-ref/ pins { pinmux = , /* USART3_TX */ , /* USART3_RTS */ @@ -2806,6 +3020,7 @@ pins { }; usart3_pins_f: usart3-5 { + /omit-if-no-ref/ pins1 { pinmux = , /* USART3_TX */ ; /* USART3_RTS */ @@ -2821,12 +3036,14 @@ pins2 { }; usbotg_hs_pins_a: usbotg-hs-0 { + /omit-if-no-ref/ pins { pinmux = ; /* OTG_ID */ }; }; usbotg_fs_dp_dm_pins_a: usbotg-fs-dp-dm-0 { + /omit-if-no-ref/ pins { pinmux = , /* OTG_FS_DM */ ; /* OTG_FS_DP */ @@ -2836,6 +3053,7 @@ pins { &pinctrl_z { i2c2_pins_b2: i2c2-0 { + /omit-if-no-ref/ pins { pinmux = ; /* I2C2_SCL */ bias-disable; @@ -2845,12 +3063,14 @@ pins { }; i2c2_sleep_pins_b2: i2c2-sleep-0 { + /omit-if-no-ref/ pins { pinmux = ; /* I2C2_SCL */ }; }; i2c4_pins_a: i2c4-0 { + /omit-if-no-ref/ pins { pinmux = , /* I2C4_SCL */ ; /* I2C4_SDA */ @@ -2861,6 +3081,7 @@ pins { }; i2c4_sleep_pins_a: i2c4-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* I2C4_SCL */ ; /* I2C4_SDA */ @@ -2868,6 +3089,7 @@ pins { }; i2c6_pins_a: i2c6-0 { + /omit-if-no-ref/ pins { pinmux = , /* I2C6_SCL */ ; /* I2C6_SDA */ @@ -2878,6 +3100,7 @@ pins { }; i2c6_sleep_pins_a: i2c6-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* I2C6_SCL */ ; /* I2C6_SDA */ @@ -2885,6 +3108,7 @@ pins { }; spi1_pins_a: spi1-0 { + /omit-if-no-ref/ pins1 { pinmux = , /* SPI1_SCK */ ; /* SPI1_MOSI */ @@ -2900,6 +3124,7 @@ pins2 { }; spi1_sleep_pins_a: spi1-sleep-0 { + /omit-if-no-ref/ pins { pinmux = , /* SPI1_SCK */ , /* SPI1_MISO */ @@ -2908,6 +3133,7 @@ pins { }; usart1_pins_b: usart1-1 { + /omit-if-no-ref/ pins1 { pinmux = ; /* USART1_TX */ bias-disable; @@ -2921,6 +3147,7 @@ pins2 { }; usart1_idle_pins_b: usart1-idle-1 { + /omit-if-no-ref/ pins1 { pinmux = ; /* USART1_TX */ }; @@ -2931,6 +3158,7 @@ pins2 { }; usart1_sleep_pins_b: usart1-sleep-1 { + /omit-if-no-ref/ pins { pinmux = , /* USART1_TX */ ; /* USART1_RX */